Percobaan 1 Kondisi 9
Buatlah
rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan
dengan ketentuan input B0=0, B1=1, B2=clock, B3=don’t care, B4=0, B5=don’t
care, B6=don’t care
2. Gambar Rangkaian Simulasi
[Kembali]
* Gambar rangkaian di atas merupakan gambar rangkaian J-K Flip Flop dan D Flip Flop denganinput B0=0, B1=1, B2=clock, B3=don’t care, B4=0, B5=don’t care, B6=don’t care Flip flop merupakan rangkaian elektronika yang memiliki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi.
*Pada J-K flip-flop tidak terdapat kondisi terlarang,berarti berapapun inputan yang diberikan asalkan terdapat clock akan terjadi perubahan pada keluaran atau outputnya. Pada rangkaian untuk memahami jalannya rangkaian, kita mesti memperhatikan jenis clock yang digunakan aktif low atau aktif high. Aktif low artinya rangkaian tersebut akan aktif apabila diberi output 0. Apabila aktif maka outputnya akan berlogika 1.
*D flip-flop merupakan R-S flip-flop dimana inputan R diberi gerbang NOT. Inputannya hanya 1. Pada rangkaian inputan D bernilai dont care, disini kita beri inputan 0. Untuk memahami rangkaian kita dapat memperhatikan clocknya, aktif low atau aktif high. Di rangkaian D flip-flop apabila clocknya bernilai 1 dan inputan D nya bernilai 0 maka outputnya akan bernilai 0. Apabila clocknya bernilai 1 dan inputan D nya bernilai 1 maka output Q nya akan bernilai 1.
5. Link Download
[Kembali]
Download HTML klik disini
Download Simulasi Rangkaian klik disini
Download Video Pratikum klik disini
Download Datasheet 74LS112 klik disini
Download Datasheet 7474 klik disini
Download Datasheet Switch klik disini
Tidak ada komentar:
Posting Komentar